# 法政大学学術機関リポジトリ

### HOSEI UNIVERSITY REPOSITORY

PDF issue: 2025-07-11

## デジタル直接駆動モーシステムの大出力化に 関する研究

原島, 昇 / HARASHIMA, Noboru

(出版者 / Publisher)法政大学大学院理工学・工学研究科

(雑誌名 / Journal or Publication Title)

法政大学大学院紀要.理工学・工学研究科編 / 法政大学大学院紀要.理工学・工 学研究科編

(巻 / Volume)
55
(開始ページ / Start Page)
1
(終了ページ / End Page)
6
(発行年 / Year)
2014-03-24
(URL)
https://doi.org/10.15002/00010414

## デジタル直接駆動モータシステムの大出力化に関する研究

#### A STUDY ON HIGH OUTPUT POWER FOR DIGITALLY DIRECT DRIVEN MOTOR SYSTEM

原島昇

Noboru Harashima 指導教員 安田彰

#### 法政大学大学院工学研究科電気工学専攻修士課程

A digitally direct driven speaker system can realize high fidelity and high power efficiency. Applying the multi-coil drive technology in speaker to the three-phase motor driver in order to achieve high accuracy, low power consumption, high output power motor driving system. However, an output power saturation and increasing of hardware size problems occur when driving the multi-coil in the motor. In this paper, a multi-coil motor system for high output power improving an output power and hardware size is proposed.

Key Words : digitally direct driven, three-phase synchronous motor, multi-coil motor, high output power

#### 1. はじめに

近年,世界的なエネルギー需要の増加・エネルギー供給 源の変化に伴い,省エネルギー政策への取り組みが重要 視されている.国内の総電力使用量 9,996kWh の内,モー タが占める割合は約 6 割にもなる[1].そのため,モータ の消費電力を低減することは大きな課題である.

デジタル直接駆動型スピーカはマルチコイル駆動技術 により低電圧駆動,高効率を実現している.その技術をモ ータ駆動に応用することで高精度,低消費電力かつ大出 力が可能な新しいモータ駆動システムの実現が期待され る.しかし,マルチビット駆動をモータシステムに適応す るとスピーカ駆動システムとは異なる様々な問題がでる. 本論文では,モータ駆動システムにおけるマルチコイル 駆動技術の問題点を検討し,モータ出力の大出力化に適 した手法を提案する.

#### 2. 従来手法

一般的な駆動方式として PWM(Pulse Width Modulation) 制御による正弦波駆動方式がある(図 1) [2][3]. モータ内 部のホール素子で位置検出を行い,その結果を基に三相 交流制御信号を作成する.制御信号は 1 ビット PWM 信 号に変換され,インバータ回路のスイッチング動作で U 相, V 相, W 相を駆動する.そのため,出力値を増幅す るためには,インバータ回路の電源電圧をあげなければ いけない.しかし,駆動電圧を大きくすると MOSFET の オン抵抗  $R_{on}$ ,ゲート寄生容量  $C_{g}$ ,電源ラインの配線抵抗  $R_{p}$ などの寄生素子の影響で非線形性が現れる.また,電 流を流すために負荷インピーダンスを下げると,寄生抵 抗  $R_{on}$ ,  $R_{p}$  での消費電力が増えるため効率の劣化の原因 となる.寄生容量 C<sub>g</sub>における消費電力は次式で表せられる[4].

$$P \propto f C p V^2 \tag{1}$$

(1)式より, *C<sub>g</sub>* での消費電力は駆動電圧だけでなく駆動周 波数にも依存する. PWM 制御ではデューティ比によって 出力値を表すため,出力信号の大小に関わらずスイッチ ング回数が一定である.つまり,小信号時においても駆動 周波数が変わらないため効率特性が悪化する.



#### 3. 提案手法

#### (1) デジタル直接駆動技術

図2,3にデジタル直接駆動技術に適応したモータの機構と三相同期モータ駆動のシステム図を示す.本システムでは、各相のコイルを複数に分割したマルチコイルで

構成し、マルチビット PDM(Pulse Density Modulation)信号 で制御する. そして、出力値の大きさに応じて駆動させる コイルの数を最適化している(図 4). 複数のドライバ回路 によって並列してコイルに電流を流すため、電源電圧を 低く抑えながら大きな出力を得られる. また、出力値に応 じてスイッチング回数が適切な回数に制御されるため、 小信号時においての効率の改善を期待できる. マルチコ イルモータを駆動するためには、入力制御信号のビット 数をコイル数に合わせる必要がある. そこで、 $\Delta \Sigma$  変調器 を用いて変調を行う. また、マルチコイルの使用回数を均 ーにするため、ミスマッチシェーパーの一つである NSDEM(Noise Shaping Dynamic Element Matching)[5]を用 いる.



図2 デジタル直接駆動技術に適した機構



図3 デジタル直接駆動モータシステム



#### (2) ΔΣ 変調器

ΔΣ 変調器は積分器で構成されたループフィルタ H (z) と量子化器を用いたフィードバック回路で構成されてい る(図 5, 6). 入力信号 X はループフィルタを通り,量子 化器によってコイルの数と同数のビット数に変調される. また,量子化器では,ループフィルタの積分値に応じて駆 動させるコイルの数を決定している.N次のΔΣ変調器の 伝達関数は次式で表現できる[6].

$$Y(z) = Z^{-n}X(z) + (1 - Z^{-1})^{n}E(z)$$
 (2)

(2)式より,量子化器で発生した雑音 Eが(1-Z<sup>-1</sup>) 倍になる ことがわかる.周波数領域で表現すると信号帯域外に雑 音を押し上げる事ができる.この技法をノイズシェーピ ングと呼び,ループフィルタの次数が高いほどシェーピ ング特性の傾きが急激になる.





#### (3) NSDEM

アクチュエータ内部のそれぞれのコイルは,製造の際 に生まれる形状のバラツキによって特性が必ずしも一致 しない.そのため,入力信号の大きさに合わせて順番にコ イルを選択するだけでは,出力値の特性が非線形となる (図 7).そこで,コイルの使用頻度を均一に保つため, NSDEMを導入する.

図8にNSDEMの構成を示す.NSDEMでは、コイルの 使用回数をループフィルタ内部の積分器でカウントする. 積分値と入力信号の値をソート回路で比較を行い、使用 頻度の低いコイルから優先的に選択するようにコイルの 選択パターンにシャッフリングをかける.シャッフリン グを行うと、それぞれのコイルの使用回数が平均化され て、出力電力は線形性を取り戻す[7].MATLAB/Simulink において、コイルのバラツキを3%とした際のNSDEMの 有無による出力特性の比較結果を図9に示す.バラツキ による雑音がNSDEMによって低減されているのが確認 できる.つまり、コイルのバラツキに対して補正をかける ことで、従来のモータと同様にスムーズな回転をするこ とができる.



図7 コイルのバラツキによる出力の非線形性

 $\Delta\Sigma Modulator$ 







図9 NSDEM の有無による周波数スペクトラムの違い

#### 4. マルチビット駆動の懸念点

デジタル直接駆動技術では各出力の合成によって元の 信号を再現する特徴がある.そこで、マルチコイルの数を 増やすことにより出力値を増幅させることが可能である. しかし、モータシステムにおいては以下の問題が懸念さ れる.

- 配線抵抗 Rp での消費電力の増加(負荷インピーダンスが並列接続され,全体の負荷インピーダンスが下がり負荷電流が増大する)
- ●並列駆動におけるハードウェア規模の増大

#### (1) 配線抵抗の影響

図 10 にドライバ回路のモデルを示す. マルチコイルを

駆動するため、コイル数に応じた複数のH-ブリッジ型の インバータ回路で構成している.入力信号の駆動ビット 数に合わせてスイッチング増幅を行い、各コイルに電流 を流してアクチュエータを駆動させる.この時、マルチコ イルの負荷抵抗 Rload,負荷インダクタンス Lload と寄生抵 抗 Ron, Rp との関係性は図 11 のように表現できる. Rload, Lload との等価負荷インピーダンスの値は駆動ビット数低 くなる.また、オン抵抗 Ron も同様に低くなる.しかし、 配線抵抗 Rp はビット数に依存しない.そのため、マルチ コイルの数を増やすほど全体の負荷インピーダンスが下 がり、大きな電流を電源から流しいれるため、Rp での消 費電力が増える.



ここで, V<sub>DD</sub> を 10V, R<sub>p</sub> を 50mΩ, R<sub>on(max)</sub>を 20mΩ とし た際のスピーカ駆動とモータ駆動の最大出力電力の比較 を図 12, R<sub>p</sub>での消費電力を図 13 に示す.スピーカ駆動で は配線抵抗の影響で出力特性が非線形性を帯びるものの, ビット数を上げる毎に出力値が増加する.しかし,モータ 駆動においてはあるビット数を堺に最大出力電力が低下 する.モータは巻線抵抗が極めて小さく,駆動周波数も低 い.そのため,スピーカと比べて負荷インピーダンスが低 い.並列駆動を行うと,更に低くなるため配線抵抗での消 費電力が支配的になる.このため、ビット数が少ないと出 力増加に効果があるが、多くなるにつれて電力が飽和し て、Rpでの消費電力が増えることが確認できる.





#### (2) ハードウェア規模の増大

デジタル直接駆動技術ではマルチコイルの数を増やす ほど出力値を上げることができるが、マルチビット制御 で各コイルを並列駆動しているのでコイルの数だけドラ イバ回路が必要となってしまう.また、コイルの数を増や すほど素子のバラツキが大きくなるため、NSDEM でシャ ッフリングを行う回数が増える.NSDEM のソート回路を 構成する要素であるコンパレータの数は次式で求まる.

$$Mc(M) = \frac{1}{4}M(log_2M + 1)log_2M$$
 (3)

(3)式より、ソート回路は M ビットの入力に対して、 階差 数列で増加していき回路規模が膨大となる. 三相同期モ ータ駆動システムの場合,制御信号を処理するための回 路を三相分必要となるため、回路規模の増大がより顕著 に現れる.モータ駆動では、ホール素子を用いてコイルで 発生する磁束から回転数を検出し、フィードバック制御 を行うことがある.ホール素子はモータの内部に組み込 まれることが多く、コイルの数を増やすと集積化が強い られる.さらに、ホール素子への配線数が増えるため、ス ロット当たりのコイル分割数の限界がある.このため、マ ルチコイル数の増加には限度がある.

#### 5. 大出力化に向けた構成

#### (1) ハードウェア構成

デジタル直接駆動技術を適応した従来のモータシステム[8]ではスピーカシステムを流用しただけで、4 章で述べた問題を考慮していなかった.そこで、大出力化に向けて新しく設計した基板回路を図 14、システムの使用を表1に示す.従来型に比べて、消費電力の低減、ハードウェア規模の削減を行うため、マルチコイルの数を半分の3コイルにした.また、出力値を上げるため、より耐圧、許容電流が確保できるドライバ回路構成にした.メインのシステムとなるデジタル制御回路は Verilog-HDL を用いてFPGA 内臓の論理素子で合成した.44.1kHz のサンプリング周波数に対して128倍のオーバーサンプリングを行い、3 次 ΔΣ 変調器、3 次 NSDEM を駆動している.FPGA を 含むロジック回路には USB バスパワーを利用して 3.3Vを供給し、ドライバ回路には5V~38Vの電源を使用する.



図 14 設計した基板回路

表1 システム指標

| 駆動ビット数           | 3bit        |
|------------------|-------------|
| 1相の最大電圧          | 38V         |
| 1相の最大電流          | 24A         |
| ロジック電源           | 3.3V        |
| FPGA             | Spartan-6   |
| 記述言語             | Verilog-HDL |
| 入力信号のサンプリング周波数   | 44.1kHz     |
| OSR              | 128         |
| ΔΣ変調器, NSDEM の次数 | 3rd         |

#### (2)使用したマルチコイルモータ

本論文の検証で使用したマルチコイルモータを図15に 示す.通常,1スロットにコイルを60ターン巻くところ を,マルチコイルではコイルを3束まとめて20ターン巻 きにし,合計で60ターンの巻き数で構成している.ロー タの界磁の極数は,N,S極5個ずつの10極,スロット はU,V,W相それぞれ3スロットの合計12スロットで 構成している.各スロットのコイルはモータ内部で結線 されており,3ビットマルチコイルモータとして動作す る.



図15 3ビットマルチコイルモータ

#### (3) ドライバ回路構成

ドライバ回路の構成を図 16 に示す. N-MOSFET とプリ ドライバで構成した H-ブリッジ回路でモータを駆動する. 駆動電圧,許容電流,駆動周波数を考慮して N-MOFET に"FDMQ86530L"(Fairchild Semiconductor),プリドライバ に"LTC4449"(Linear Technology)を用いた.FPGA から出力 される 0,1 の論理値を基に,N-MOSFET の ON, OFF を 切り替えてコイルに電流を流す.表2に示すように,4パ ターンの入力により H-ブリッジ回路のスイッチングを制 御し,コイルへ流す電流を制御して磁極を変える.



表 2 H-ブリッジ回路のスイッチングパターン

| Logical | Magnetic    | M1  | M2  | M3  | M4  |
|---------|-------------|-----|-----|-----|-----|
| Value   | Pole        |     |     |     |     |
| (1, 0)  | N(forward)  | ON  | OFF | OFF | ON  |
| (0, 1)  | S(backward) | OFF | ON  | ON  | OFF |
| (0, 0)  | None        | OFF | ON  | OFF | ON  |
| (1, 1)  | None        | ON  | OFF | ON  | OFF |

N-MOSFET で構成した H-ブリッジ回路において, M1, M3 を完全に駆動させるには, ハイサイドゲートドライバ はPVccより高い電圧を出力しなければならない.そこで, ブートストラップ回路でフローティング電源を作り M1, M3 を駆動している. PVcc はモータへ印加させるハイレ ベル出力電圧となる電源電圧である.この回路では Vbsr 電 圧をブートストラップコンデンサとダイオードで制御し, ハイサイドゲートドライバを駆動できるようにしている. 出力電圧 Vout がローレベル出力電圧の場合, ダイオード はブートストラップコンデンサに電荷を貯める働きを行 う. すると Vbst 電圧はVCC-VF (VF:ダイオード降下電圧) となる. 一方, 出力電圧  $V_{out}$  がハイレベル出力の場合はダ イオードの整流作用でコンデンサに溜まった電荷が変化 しないため,  $V_{bst}$ 電圧は $V_{CC}$ - $PV_F$ まで上昇する. すな わち, ハイサイド N-MOSFET のゲート・ソース間電圧は 出力電圧の変化に合わせて 0 か $V_{CC}$ - $V_F$ に保つことができ る. ブートストラップコンデンサの最小容量値は次式で 求まる[9].

$$C \ge \frac{2[2Q_g + \frac{I_{qbs(max)}}{f} + Q_{ls} + \frac{I_{Cbst(leak)}}{f}]}{Vcc - V_F - V_{LS}}$$
(4)

 $Q_s$ はハイサイド N-MOSFET のゲート容量,  $I_{qbs(max)}$ は最 大消費電流, fは駆動周波数,  $I_{cbst(leak)}$ はブートストラッ プコンデンサリーク,  $Q_{ls}$ はレベルシフトチャージ,  $V_{LS}$ はローサイド N-MOSFET での降下電圧である. (4)式か らブートストラップコンデンサの容量値  $C_{bst} = 0.68$ uF と した.

#### 6. 検証結果

#### (1)回転数測定結果

NSDEM のコイルのバラツキの低減を確認するため, 無 負荷にて入力周波数に対しての回転数の測定を行った. その結果を図 17 に示す. 三相同期制御においての回転数 N[rpm]の理論値は次式で求まる.

$$N = 120 \times \frac{f}{P} \tag{5}$$

fは入力周波数, Pはモータの極数である. 測定結果より, マルチビット駆動を行ってもコイルのバラツキを抑える ことでモータが脱調しない限りは理論通りの回転ができ ることが確認できる.



#### (2) 従来型との比較結果

#### a) 出力電流の測定

表3に無負荷10Hz駆動においての1相あたり出力電 流の比較結果に示す.従来型はスピーカシステムから流 用しているため,高電圧,大電流で駆動することができ ない.提案型ではモータシステムに適したドライバ回路 を設計することで、従来型に比べて多くの電流をモータ に流すことができる(図 18). 提案型は 5.7 倍の電圧, 10.9 倍の電流で駆動ができるため、ビット数を半分にし てもより大きな出力を実現することができる.

| 項目               | 従来型  | 提案型  |
|------------------|------|------|
| ビット数 M           | 6    | 3    |
| 電源電圧 PVcc[V]     | 3.5  | 20   |
| 出力電流実効值 Iour [A] | 0.92 | 10.1 |

表 3 出力電流比較結果



図18 1相当たりの出力電流

#### b)ハードウェア規模の比較

ハードウェア規模の比較結果を表4に示す.FPGAのゲート数は、Verilog-HDLで記述した論理回路を合成して確認した.モータでは三相分のデジタル信号処理回路が必要となるので、ビット数を低減することで従来型に比べて 62%も削減することができた.回路基板に従来型には無かった電流センサとフィードバック回路を取り付けたが、回路面積を31%の削減することができた (図 19).

| 表4 ハードウェア規模の比較紙 | 結果 |
|-----------------|----|
|-----------------|----|

| 項目                       | 従来型     | 提案型     |
|--------------------------|---------|---------|
| FPGA ゲート数                | 11,343  | 4,262   |
| 回路基板面積[mm <sup>2</sup> ] | 180×180 | 150×150 |



図19回路基板の比較

#### 7. むすび

本論文では,モータ駆動におけるデジタル直接駆動技 術によるマルチビット駆動においての問題点を検討し, 大出力化に向けてのデジタル直接駆動モータシステムの 実装と検証をおこなった.デジタル直接駆動モータシス テムはマルチコイルを並列駆動させることで,従来の PWM 制御に比べて低電圧駆動かつ大出力を実現できる. マルチコイルのバラツキの影響は,シミュレーション結 果と回転数の測定により,NSDEM で低減されることを確 認できた.

従来型のデジタル直接駆動モータシステムでは、ドラ イバ回路構成、マルチコイルの数が適切では無かった.そ こで、配線抵抗の消費電力、ハードウェア規模の増大の観 点から駆動ビット数は3ビットにし、モータに流れ込む 電流・印加する電圧を考慮した回路基板を試作した.試作 結果より、ビット数を半分にしながらもコイルにより多 くの電流を流し入れる事が可能なため、出力電力は増加 している.また、FPGAで論理合成したデジタル回路の規 模は約6割、電子回路基板の規模は約3割減少すること ができた.これにより、大出力化に向けたデジタル直接駆 動モータシステムを実現することができたと言える.

謝辞:本研究を行うにあたり,多大なるご指導,助言を して頂いた安田彰教授に深く感謝します.また,この場 をお借りしまして,様々な協力を頂いた科学技術振興事 業団(JST),株式会社オリエンタルモータ,研究室の仲間 に厚く御礼申し上げます.

#### 参考文献

- 1)財団法人新機能素子研究開発協会:電力使用機器の消費電力に関する現状と近未来の動向調査,2009
- 2)東芝セミコンダクター&ストレージ社:ブラシレス DC モータ駆動技術、

http://www.semicon.toshiba.co.jp/event/elearning/brushless \_motor/index.html

- 3) N. Milivojevic et al : Stability Analysis of FPGA-Based Control of Brushless DC Motors and Generators Using Digital PWM Technique, IEEE Transactions on, vol.59, pp.343-351, 2012
- International Rectifier : Application Note AN-1071 Class D Audio Amplifier Basics,

www.irf.com/technical-info/appnotes/an-1071.pdf

- 5) A. Yasuda, H. Tanimoto, T. Iida : A Third-order Modulator using second-order nose-shaping dynamic element matching, IEEE J.Solid-State Circuits, vol.33, pp.1879-1886, 1998
- 6) Richard Schreier, Gabor C. Temes 著 和保考夫,安田彰 監訳:ΔΣ型アナログ/デジタル変換器入門,丸善, 2007
- 7) M. Yoshino et al : A novel audio playback chip using digitally driven speaker architecture with 80%@-10dbFS power efficiency, 5.5W@3.3V supply and 100dB SNR, IEEE Custom Integrated Circuits Conference(CICC), 2011
- 8) 倉持大悟, 原島昇, 安田彰, 吉野理貴: デジタル直接駆動技術の三相同期電動機への適用, 電子回路研究会, ECT-13-005, pp. 21-26, 2013
- 9) International Rectifier : DT 98-2 Bootstrap Component Selection For Control ICs, www.irf.com/technical-info/designtp/dt98-2.pdf